老吴 发表于 2014-12-23 17:14:11

PCB Layout中的3W线距原则

串扰(Crosstalk)是指信号线之间由于互容(信号线之间的空气介质相当于容性负载),互感(高频信号的电磁场相互耦合)而产生的干扰,由于这种耦合的存在,当一些信号电平发生变化的时候,在附近的信号线上就会感应出电压(噪声),在电路设计中,抑制串扰最简单的方法就是在PCB Layout中遵循3W原则。
3W原则是指多个高速信号线长距离走线的时候,其间距应该遵循3W原则,如下图1所示,3W原则要求相邻信号线中心距离不能少于线宽的3倍,据一些资料记载的,满足3W原则能使信号间的串扰减少70%。我们在对高速信号,例如DDR3,PCIE,SATA2等布线的时候都会遵循这个原则。

图1
图2

senlwang 发表于 2014-12-24 09:05:33

高速数据影响大,谢谢老大

为自己带盐 发表于 2014-12-24 09:14:40

huaiqiao976 发表于 2014-12-24 14:43:16

听说如果遵循3W的话,成本会高一些。是这样吗?

zy9914202 发表于 2014-12-24 17:32:22

谢谢老师分享

chen288018 发表于 2014-12-24 17:53:20

谢谢老师,长知识啊

bgod1986414 发表于 2014-12-26 09:00:27

thanks for you sharing

weixixi2005 发表于 2014-12-26 09:18:22

谢谢分享

漂泊 发表于 2014-12-28 23:08:24

呵呵,学习了

zhongjialong 发表于 2014-12-30 08:39:56

谢谢分享
页: [1] 2 3 4
查看完整版本: PCB Layout中的3W线距原则